咨询该项目请拨打:400-006-6655
(同时提供 标书代写、信用评级、
ISO证书办理、大数据等服务)
招标代理公司(
立即查看)
受业主单位(
立即查看)
委托,于
2025-10-22在采购与招标网发布
电科微电子学院采购FPGA-SOC嵌入式教学开...。现邀请全国供应商参与投标,有意向的单位请及时联系项目联系人参与投标。
电(略)采购FPGA-SO(略)竞价公告JJ(略)...说明:各有关当事人对竞价公告内容有异议的,可以在竞价截止时间前通过规定途径提起异议,逾期将视为无异议,不予受理。采购单位:华南师范大学联系人:(略)电话:(略)E-mail:无传真:无联系手机:无邮编:无--采购管理部门联系方式:(略)SO(略)竞价编号:JJ(略)采购类型:货物类开始时间:(略)-(略)-(略):(略):(略)项目
预算(略):(略),(略).(略)结束时间:(略)-(略)-(略):(略):(略)--一、基本信息竞价编号:JJ(略)项目名称:电(略)采购FPGA-SO(略)项目预算(略):(略),(略).(略)
报价方式:总价报价采购单位:华南师范大学联系人:(略)*最少有效报价家数:3
联系电话:******联系手机:******(略):******异议反馈:******开始时间:(略)-(略)-(略):(略):(略)截止时间:(略)-(略)-(略):(略):(略)-(略)-(略):(略):(略)项目预算(略):(略),(略).(略)结束时间:(略)-(略)-(略):(略):(略)--报价方式说明:总价报价:要求
供应商按照
清单进行(略)项报价并乘以数量汇总计算出总价。单价报价:要求供应商按照清单进行(略)项报价并汇总计算出单价合计价。【注意:采购数量为1个的单一产品,一般适用于总价报价,而非单价报价】下浮率报价:以百(略)比表示,要求供应商进行统一下浮率报价,计算方式为预算*(1-下浮率)【举例:预算为(略),所报下浮率为(略)%,则成交价为(略)*(1-(略)%)=(略)】【选择此报价方式则产品数量应填写为1】折扣报价:以百(略)比表示,要求供应商进行统一折扣报价,计算方式为预算*折扣【举例:预算为(略),所报折扣为9折(表示为(略)%),则成交价为(略)*(略)%=(略)】【选择此报价方式则产品数量应填写为1】拍卖报价:要求供应商按照清单进行(略)项报价并乘以数量汇总计算出总价,价高者中。二、
资格条件资格条件:原厂正(略)要求付款方式:完成合同约定内容,验收通过并收到发票后(略)个工作日内,(略)%合同金额。履约保证金:无需履约保证金交付时间:合同签订后(略)个工作日内交付交付地址:(略)1、提供实验部(略)源码2(略)的说明手册和实验手册、实验PPT等。3、提供教学自由,实验视频、课件,实验指导书等其他要求:无备注:暂无暂无--报价人资格条件:原厂正品。--备注:暂无--各有关当事人对竞价成交结果有异议的,可以在竞价结果公告发布之日起3天内提起异议,逾期将视为无异议,不予受理。--四、技术要求 项目名称:电(略)采购FPGA-SO(略)--序号标的名称数量计量单位生产厂商品牌型号规格产品类别型号--是否限定品牌技术要求1FPGA-SO(略)6.(略)套杭州康芯电子K(略)MS(略)A-C(略)是一、总体要求:1、采用实验箱模块化结构;2、可完成嵌入式核类实验;3、兼容国产和进口FPGA;4、可兼完成基础实验二、实验台技术性能:1、输入电源:单相三线(略)V±(略)%(略)Hz2、工作环境:温度-(略)℃~+(略)℃相对湿度<(略)%(略)℃3、外形尺寸:(略).5(略)CM、装置容量:<(略)W4、箱体采用铝合金包边(略)四大部(略) 核心板+动态配置IO+扩展部(略)+扩展板)(一)、核心板1、板载USB-JTAG集成(略)器2、存储器类:QSPI(略)MB、(略)MB;eMMC:8GB;DDR3:8GB3、通信接口,Type-c方式:2(略)UART、2(略)USBHOST接口、1(略)USB2.0SLAVE接口,2(略)BOOT4种模式。4、1TF卡座,配镜像文件(略)G卡、1(略)口5、显示器接口:1(略)HDMI接口、1(略)7寸电容触摸屏。6、PL:(略)M时钟源,PS:(略).(略)时钟源7、6组LED:3PL端、3PS端8、5组按键:4PL端、3PS端9、FPGAZYNG(略)C7z(略)CLG(略),双核ARMCortex-9MPcore。(略)、5(略)芯(略)个GPIO脚扩展座,可接摄像头、扩展模块等(略)核心板可独立使用(略)、核心板USB供电和(略)V(略)开关电源供电。*(二、高效基础实验装置:动态配置IO-可重构(略)结构模块1、提配备高效实验装置:动态配置IO-可重构(略)结构功能模块,★1、智能控制实验模块:动态配置IO-可重构(略)结构,提供《科技查新报告》。★(1)提供≥(略)套(略)模式,≥(略)组IO脚可动态配置;(略)组IO在不同实验模式下,IO锁定的位置不同,可同时输入(略)进制显示不少于(略)位二进制
数据,同时输出(略)进制显示不少于(略)位二进制式。★(2)、不少于8数码管可切换成带有自动译码器式,七段译码式、动态扫描(略);★(3)、提供不少于(略)组LED可切换成并行式、串行式、4位一组累加式★(4)、≥8组按键可切换成高、低电平式、单脉冲式、琴键式、消抖动和非消抖动式、单键一次输出四位式。2、时钟选择≥0.5Hz-(略)MHz,共(略)组,可通过1个按键进行选择(略)复位;3、提供不小于1.(略)寸LCD,(略)模式进行显示、显示输入(略)进制输入信号,可同时可显示(略)位,可显示当前选择的频率值;4、配备2组PS2、蜂鸣器、温度传感器;5、USB接口,可独立对此板供电,并备有串口通信功能(三)扩展部(略)1、7寸TFT电容触摸彩屏2、6组可接插扩展板标准(略)芯座可固定扩展板,易更换,无需排线连接)(四)扩展模块1、VGAPS2SD模块2、4(略)4矩阵键盘3、(略)位开关+(略)位LED模块4、(略)组单脉冲轻触按键模块5、(略)像素摄像头模块四、提供资料1、提供实验部(略)所以源码2(略)的说明手册和实验手册、实验PPT等。3、提供教学自由,实验视频、课件,实验指导书等K(略)MS(略)A-C(略)--技术要求:一、总体要求:1、采用实验箱模块化结构;2、可完成嵌入式核类实验;3、兼容国产和进口FPGA;4、可兼完成基础实验二、实验台技术性能:1、输入电源:单相三线(略)V±(略)%(略)Hz2、工作环境:温度-(略)℃~+(略)℃相对湿度<(略)%(略)℃3、外形尺寸:(略).5(略)CM、装置容量:<(略)W4、箱体采用铝合金包边(略)四大部(略) 核心板+动态配置IO+扩展部(略)+扩展板)(一)、核心板1、板载USB-JTAG集成(略)器2、存储器类:QSPI(略)MB、(略)MB;eMMC:8GB;DDR3:8GB3、通信接口,Type-c方式:2(略)UART、2(略)USBHOST接口、1(略)USB2.0SLAVE接口,2(略)BOOT4种模式。4、1TF卡座,配镜像文件(略)G卡、1(略)口5、显示器接口:1(略)HDMI接口、1(略)7寸电容触摸屏。6、PL:(略)M时钟源,PS:(略).(略)时钟源7、6组LED:3PL端、3PS端8、5组按键:4PL端、3PS端9、FPGAZYNG(略)C7z(略)CLG(略),双核ARMCortex-9MPcore。(略)、5(略)芯(略)个GPIO脚扩展座,可接摄像头、扩展模块等(略)核心板可独立使用(略)、核心板USB供电和(略)V(略)开关电源供电。*(二、高效基础实验装置:动态配置IO-可重构(略)结构模块1、提配备高效实验装置:动态配置IO-可重构(略)结构功能模块,★1、智能控制实验模块:动态配置IO-可重构(略)结构,提供《科技查新报告》。★(1)提供≥(略)套(略)模式,≥(略)组IO脚可动态配置;(略)组IO在不同实验模式下,IO锁定的位置不同,可同时输入(略)进制显示不少于(略)位二进制数据,同时输出(略)进制显示不少于(略)位二进制式。★(2)、不少于8数码管可切换成带有自动译码器式,七段译码式、动态扫描(略);★(3)、提供不少于(略)组LED可切换成并行式、串行式、4位一组累加式★(4)、≥8组按键可切换成高、低电平式、单脉冲式、琴键式、消抖动和非消抖动式、单键一次输出四位式。2、时钟选择≥0.5Hz-(略)MHz,共(略)组,可通过1个按键进行选择(略)复位;3、提供不小于1.(略)寸LCD,(略)模式进行显示、显示输入(略)进制输入信号,可同时可显示(略)位,可显示当前选择的频率值;4、配备2组PS2、蜂鸣器、温度传感器;5、USB接口,可独立对此板供电,并备有串口通信功能(三)扩展部(略)1、7寸TFT电容触摸彩屏2、6组可接插扩展板标准(略)芯座可固定扩展板,易更换,无需排线连接)(四)扩展模块1、VGAPS2SD模块2、4(略)4矩阵键盘3、(略)位开关+(略)位LED模块4、(略)组单脉冲轻触按键模块5、(略)像素摄像头模块四、提供资料1、提供实验部(略)所以源码2(略)的说明手册和实验手册、实验PPT等。3、提供教学自由,实验视频、课件,实验指导书等售后服务:--五、
附件序号附件名称(略)时间大小操作本人已阅读并同意《供应商报价须知》--免责声明--本页面提供的内容由采购(略)及其运营单位对其内容概不负责,亦不承担任何(略)授权,严禁以任何(略)数据,一经发现,依法追究(略):http:(略).cn(略)查看原文